74ls138功能介绍

 时间:2020-07-12  贡献者:cpnic.com

导读:74ls138和74ls20设计的三人表决器 - 数字电路图,74ls138 功能介绍74ls138 引脚图74HC138 管脚图:74LS138 为 3 线-8 线译码器,共有 54/74S138 和 54/74LS13 8 两种线路结构型式,其工作原理如下: 当一个选通端(G1)为高电平,另两个选通端(/

74ls138和74ls20设计的三人表决器 - 数字电路图
74ls138和74ls20设计的三人表决器 - 数字电路图

74ls138 功能介绍74ls138 引脚图74HC138 管脚图:74LS138 为 3 线-8 线译码器,共有 54/74S138 和 54/74LS13 8 两种线路结构型式,其工作原理如下: 当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为 低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低 电平译出。

利用 G1、/(G2A)和/(G2B)可级联扩展成 24 线译码器;若外接一个反 相器还可级联扩展成 32 线译码器。

若将选通端中的一个作为数据输入端时,74LS138 还可作数据分配器 用与非门组成的 3 线-8 线译码器 74LS138

3 线-8 线译码器 74LS138 的功能表无论从逻辑图还是功能表我们都可以看到 74LS138 的八个输出引脚,任何时刻 要么全为高电平 1—芯片处于不工作状态,要么只有一个为低电平 0,其余 7 个 输出引脚全为高电平 1。

如果出现两个输出引脚同时为 0 的情况,说明该芯片已 经损坏。

当附加控制门的输出为高电平(S=1)时,可由逻辑图写出

由上式可以看出,同时又是这三个变量的全部最小项的译码输出,所以也把这 种译码器叫做最小项译码器。

71LS138 有三个附加的控制端、和。

当、时,输出为高电平(S=1),译码器处 于工作状态。

否则,译码器被禁止,所有的输出端被封锁在高电平,如表 3.3. 5 所示。

这三个控制端也叫做“片选”输入端,利用片选的作用可以将多篇连接 起来以扩展译码器的功能。

带控制输入端的译码器又是一个完整的数据分配器。

在图 3.3.8 电路中如果把 作为“数据”输入端(同时),而将作为“地址”输入端,那么从送来的数据 只能通过所指定的一根输出线送出去。

这就不难理解为什么把叫做地址输入了。

例如当=101 时,门的输入端除了接至输出端的一个以外全是高电平,因此的数 据以反码的形式从输出,而不会被送到其他任何一个输出端上。

【例 3.3.2】 试用两片 3 线-8 线译码器 74LS138 组成 4 线-16 线译码器,将输 入的 4 位二进制代码译成 16 个独立的低电平信号。

解: 由图 3.3.8 可见, 74LS138 仅有 3 个地址输入端。

如果想对 4 位二进制代码, 只能利用一个附加控制端(当中的一个)作为第四个地址输入端。

取第(1)片 74LS138 的和作为它的第四个地址输入端(同时令),取第(2) 片的作为它的第四个地址输入端(同时令),取两片的、、,并将第(1)片的